TB230621S07 FPGA Kit de capacitación de desarrollo innovador Equipo de enseñanza Equipo de capacitación electrónica
Descripción del Producto
La caja experimental de desarrollo de innovación de diseño de lógica digital (FPGA) es una nueva plataforma experimental desarrollada por nuestra empresa para afrontar el desarrollo de la tecnología electrónica. La plataforma experimental es rica en recursos de hardware y puede satisfacer los requisitos de los estudiantes.
con especialización en comunicación electrónica para completar el experimento del curso de diseño de lógica digital, el experimento de innovación y desarrollo y las necesidades de capacitación en algoritmos reales de ingeniería. La plataforma está equipada con una interfaz extensible para personalizar módulos específicos de la industria. Y el rendimiento de la plataforma es estable y rentable.
Parámetros técnicos
1. La caja de experimentos adopta la estructura del módulo de placa principal más, y el conector es confiable y fácil de actualizar y mantener.
2. FPGA adopta EP4CE22, carga de puerto de red host opcional, carga de puerto USB host.
3. Módulo de visualización: módulo LCD 12864, módulo de cristal hidráulico en color TFT, LED basado en bus SPI.
4. Módulo de señal: genera varias fuentes de señal basadas en STM32F4. 5. Módulo de memoria Módulo de tarjeta SD, bus I2C FLASH, bus SPI (X25045). 6. Módulo y módulo de conversión digital-analógico: AD7888, DAC5311. 7. Módulo de interfaz de voz: WM8731.
8. Módulo de interfaz de comunicación: Puerto de red, puerto USB.
9. Módulo de medición y control de motores: Motor paso a paso, medición de velocidad fotoeléctrica.
10. Módulo de extensión de comunicación: AD/DA de alta velocidad, la tasa de conversión no es inferior a 200 MSPS. Experimentos básicos
Circuito de puerta básico y disparador:
1. Circuito de puerta básico
2. Disparador básico
3. 3-8 Decodificador
4. 8-3 Codificador
5. Decodificador de pantalla BCD de ocho segmentos
6. Cuatro selecciones, un selector de datos.
7. Comparador de valores numéricos
8. Sumador binario de 4 bits
9. Multiplicador binario de 4 bits
circuito lógico
1. Registro de turnos
2. Conversión en serie y paralelo
3. Contador reversible síncrono de un solo reloj
4. Generación y detección de pulsos de secuencia.
5. Pantalla de cambio circulatorio a la izquierda del tubo digital clave
6. reloj electrónico
7. Control clave
Aplicación integral FPGA
1. Cerradura codificada digital
2. Respondedor de inteligencia
3. Máquina expendedora
4. Frecuencímetro digital
Desarrollo del sistema SOPC
1. Construyendo un entorno Qsys basado en FPGA
2. Operación del puerto IO basada en Qsys
3. Comunicación USB basada en Qsys
4. Lectura y escritura de tarjetas SD basada en Qsys
5. Conversión de AD basada en Qsys
6. Conversión DA basada en Qsys
7. Pantalla LCD basada en Qsys (matriz de 12864 puntos y TFT en color)
8. interfaz de red basada en Qsys
9. Interfaz de voz basada en Qsys (WM8731)
10. Prueba integral basada en Qsys